

Facultatea de Automatică și Calculatoare

# ÎMPĂRȚIRE ZECIMALĂ

Indrumator: Lisman Dragos Florin Student: Rus Ana-Maria Carina

> Grupa: 30236 Data: 15.01.2024

# Cuprins:

| Rezumat                    | 3  |
|----------------------------|----|
| Introducere                | 4  |
| Fundamentare teoretică     | 5  |
| Proiectare și implementare | 9  |
| Rezultate experimentale    |    |
| Concluzii                  | 16 |
| Bibliografie               |    |

### Rezumat

Proiectul are ca obiectiv întelegerea metodelor de împarțire zecimală și implementarea acestor metode într-un mod coerent. Obiectivele includ implementarea corecta a metodelor de împartire urmatoare: împartire cu refacere și împartire fara refacere, de asemenea unitățile lor de control ajută la familiarizarea cu FSM-uri.

Pentru a realiza proiectul, am folosit Vivado Xilinx, având codul sursa scris în limbajul VHDL.

### **Introducere**

#### Contextul temei

Împărțirea zecimală este mai complexă decât împărțirea binară, deoarece cifrele câtului pot lua valori între 0 și 9. Aceasta presupune efectuarea în fiecare etapă a unui număr variabil de adunări sau scăderi ale împărțitorului.

Metodele de împărțire binară pot fi aplicate și pentru împărțirea zecimală, deoarece nu există deosebiri de principiu între acestea. Considerând că numerele sunt reprezentate în MS, se pot utiliza următoarele metode de împărțire zecimală:

- Metoda refacerii restului parţial;
- Metoda fără refacerea restului parțial;
- Metoda celor nouă multipli ai împărțitorului;
- Metoda înjumătățirii împărțitorului;
- Metoda Gilman

Am ales să implementez metoda refacerii restului partial și metoda fără refacerea restului parțial. Acesta constă într-un multiplexor care alege catul, respectiv restul fiecarei metode în funcție de dorințele utilizatorului. Codul poate fi putin ineficient din cauza numarului de stări din unitățile de control.

### Fundamentare teoretică

#### Metoda refacerii restului parțial

Metoda împărțirii cu refacerea restului parțial este o tehnică utilizată în procesul de împărțire, care implică realizarea repetată a scăderilor între divizor și restul parțial, până când obținem rezultatul dorit. În fiecare stagiu, se obține o cifră a câtului pentru care restul parțial este încă pozitiv.

- Atunci când restul parțial devine negativ, se adună împărțitorul pentru a se reface restul parțial.
- -Se foloseste un numărător inițializat cu 0 la începutul fiecarei etape, și incrementat la fiecare scădere a împărțitorului din restul parțial care ne ajuta la determiarea cifrei catului.
- -Restul parțial se reface cand acesta devine negativ în urma scăderilor repetate
- -Conţinutul decrementat al numărătorului reprezintă cifra câtului corespunzătoare etapei curente.
- -Dacă numărătorul se incrementează numai atunci când restul parțial devine negativ, nu mai este necesară decrementarea acestuia. Înaintea începerii operației, se testează dacă apare o depășire și dacă rezultatul operației este zero, în mod similar cu împărțirea binară.
- -Acest bloc conține un numărător N care este decrementat în fiecare etapă a operației și un numărător N1 care se utilizează pentru numărarea operațiilor de adunare sau de scădere efectuate pentru calculul unei cifre a câtului.

Considerăm X = 684, Y = 28. Execuția operației de împărțire este prezentată în Tabelul 3.3.

Tabelul 3.3. Execuția operației de împărțire 684:28 prin metoda refacerii restului parțial.

| Pas | AZ                              | QZ         | BZ | N | N <sub>1</sub> | Operații                                                                     |
|-----|---------------------------------|------------|----|---|----------------|------------------------------------------------------------------------------|
| 0   | 0 06                            | 84         | 28 | 2 | 0              | Inițializare                                                                 |
| 1   | 0 68 -                          | 40         | 28 | 1 | 0              | Deplasare stånga AZ_QZ                                                       |
|     | 2 <u>8</u><br>0 40 -            | 40         | 28 | 1 | 1              | Scădere BZ<br>Incrementare N <sub>1</sub>                                    |
|     | <u>28</u><br>0 12 -             | 40         | 28 | 1 | 2              | Scădere BZ<br>Incrementare N <sub>1</sub>                                    |
|     | 2 <u>8</u><br>9 <del>84</del> + | 40         | 28 | 1 | 3              | Scădere BZ<br>Incrementare N <sub>1</sub>                                    |
|     | 28<br>0 12                      | <u>42</u>  | 28 | 1 | 2              | Adunare BZ<br>Decrementare N <sub>1</sub> , QZ <sub>0</sub> = N <sub>1</sub> |
| 2   | 1 24 -                          | <u>2</u> 0 | 28 | 0 | 0              | Deplasare stånga AZ_QZ                                                       |
|     | 2 <u>8</u><br>0 96 -            | <u>2</u> 0 | 28 | 0 | 1              | Scădere BZ<br>Incrementare N <sub>1</sub>                                    |
|     | 0 68 -                          | <u>2</u> 0 | 28 | 0 | 2              | Scădere BZ<br>Incrementare N <sub>1</sub>                                    |
|     | 2 <u>8</u><br>0 40 -            | <u>2</u> 0 | 28 | 0 | 3              | Scădere BZ<br>Incrementare N <sub>1</sub>                                    |
|     | <u>28</u><br>0 12 -             | <u>2</u> 0 | 28 | 0 | 4              | Scădere BZ<br>Incrementare N <sub>1</sub>                                    |
|     | 2 <u>8</u><br>9 84 +            | <u>2</u> 0 | 28 | 0 | 5              | Scădere BZ<br>Incrementare N <sub>1</sub>                                    |
|     | 2 <u>8</u><br>0 12              | <u>24</u>  | 28 | 0 | 4              | Adunare BZ<br>Decrementare N <sub>1</sub> , QZ <sub>0</sub> = N <sub>1</sub> |

Câtul este 24, iar restul este 12.

Exemplu luat din laboratorul "Structura sistemelor de calcul — Dispozitive de înmulțire și împărțire zecimală".

#### Metoda fără refacerea restului parțial

Metoda împărțirii fără refacerea restului parțial este o tehnică în care restul parțial nu este refăcut prin adunare cu divizorul după fiecare scădere. În schimb, procesul se bazează pe scăderi repetate ale divizorului din restul parțial până când restul devine mai mic decât divizorul. Algoritmul metodei fără refacerea restului parțial este următorul:

- 1. Se deplasează la stânga registrul combinat care conține restul parțial și deîmpărțitul. Se efectuează scăderi repetate ale împărțitorului din restul parțial, până când diferența devine negativă. Dacă s-au efectuat m1 scăderi, cifra câtului este m1-1.
- 2. Se deplasează la stânga registrul combinat care conține restul parțial și deîmpărțitul. Se efectuează adunări repetate ale împărțitorului la restul parțial, până când suma devine pozitivă. Dacă s-au efectuat m2 adunări, cifra câtului este 10-m2.
- 3. Se continuă cu etapele 1 și 2, până când se obțin toate cifrele câtului.
- 4. Dacă după ultima etapă restul este negativ, se reface restul prin adunarea împărțitorului. Structura dispozitivului care implementează această metodă este similară cu cea a unui dispozitiv de împărțire zecimală care implementează metoda refacerii restului parțial.

Considerăm din nou X = 684, Y = 28. Execuția operației de împărțire este prezentată în Tabelul 3.4.

Tabelul 3.4. Execuția operației de împărțire 684:28 prin metoda fără refacerea restului parțial.

| Pas | AZ                              | QZ         | BZ | N | N <sub>1</sub> | Operații                                                                        |
|-----|---------------------------------|------------|----|---|----------------|---------------------------------------------------------------------------------|
| 0   | 0 06                            | 84         | 28 | 2 | 0              | Inițializare                                                                    |
| 1   | 0 68 -                          | 40         | 28 | 1 | 0              | Deplasare stånga AZ_QZ                                                          |
|     | 2 <u>8</u><br>0 40 -            | 40         | 28 | 1 | 1              | Scădere BZ<br>Incrementare N <sub>1</sub>                                       |
|     | <u>28</u><br>0 12 -             | 40         | 28 | 1 | 2              | Scădere BZ<br>Incrementare N <sub>1</sub>                                       |
|     | 2 <u>8</u><br>9 84              | 4 <u>2</u> | 28 | 1 | 3              | Scădere BZ<br>Incrementare N <sub>1</sub> , QZ <sub>0</sub> = N <sub>1</sub> -1 |
| 2   | 8 44 +                          | <u>2</u> 0 | 28 | 0 | 0              | Deplasare stånga AZ_QZ                                                          |
|     | 8 <del>28</del> <del>72</del> + | <u>2</u> 0 | 28 | 0 | 1              | Adunare BZ<br>Incrementare N <sub>1</sub>                                       |
|     | 2 <u>8</u><br>9 00 +            | <u>2</u> 0 | 28 | 0 | 2              | Adunare BZ<br>Incrementare N <sub>1</sub>                                       |
|     | 9 <u>28</u> +                   | <u>2</u> 0 | 28 | 0 | 3              | Adunare BZ<br>Incrementare N <sub>1</sub>                                       |
|     | 2 <u>8</u><br>9 56 +            | <u>2</u> 0 | 28 | 0 | 4              | Adunare BZ<br>Incrementare N <sub>1</sub>                                       |
|     | 2 <u>8</u><br>9 84 +            | <u>2</u> 0 | 28 | 0 | 5              | Adunare BZ<br>Incrementare N <sub>1</sub>                                       |
|     | 2 <u>8</u><br>0 12              | <u>24</u>  | 28 | 0 | 6              | Adunare BZ<br>Incrementare N <sub>1</sub> , QZ <sub>0</sub> = 10-N <sub>1</sub> |

Câtul este 24, iar restul este 12.

Exemplu luat din laboratorul "Structura sistemelor de calcul — Dispozitive de înmulțire și împărțire zecimală".

### Proiectare și implementare

Am ales sa introduc numerele dorite direct din cod, deoarece este o varianta mai usoara de înteles.

#### Sumator 4 biti:

Acest bloc implementează un sumator de 4 biţi, care adună două numere binare de 4 biţi (X şi Y) şi un bit de intrare de transport (Cin). Rezultatul adunării este furnizat în ieşirea S (STD\_LOGIC\_VECTOR de 4 biţi), iar bitul de transport este furnizat în ieşirea Cout.

Sumatorul de 4 biți utilizează componente sumator1bit pentru fiecare bit al rezultatului, iar rezultatul final este obținut prin conectarea acestor componente.

#### Sumator Zecimal:

Acest bloc extinde functionalitatea sumatorului4bit.

În acest bloc, un sumator4bit este utilizat pentru a aduna primii 4 biți ai numerelor X și Y, cu un bit de transport inițial (cin). Rezultatul adunării este stocat în sum și apoi utilizat pentru a aduna următorii 4 biți ai numerelor X și Y, generând astfel un rezultat final de 8 biți în sum1.

Bitul de transport final (cout) este furnizat în ieșirea Cout, iar rezultatul final al adunării este furnizat în ieșirea S.

#### Sumator 16 biti:

Acesta utilizează în total cinci instanțe ale sumatoruluiZecimal, conectându-le în serie pentru a aduna grupuri de 4 biți ai numerelor X și Y, împreună cu biții de transport corespunzători.

Rezultatul final al adunării este furnizat în ieșirea S (STD\_LOGIC\_VECTOR de 20 de biți), iar bitul de transport final este furnizat în ieșirea Cout.

#### Registrii

Pentru a putea păstra numerele împărțite a fost nevoie de niste regiștrii:

- -a: pentru restul parțial și l-am declarat ca fiind registru de deplasare stânga
- -q: pentru X registru de deplasare stânga
- -b: pentru Y registru

#### Unitatea de control cu refacerea restului

În unitatea de control am urmărit diagrama și am intrat printr-o serie de stări, fiecare avand funcționalitatea sa.

- -idle: se face resetul împreună cu introducerea numărului de etape pe care îl are de facut programul
- -initializare: inițializarea regiștrilor care păstrează împărțitorul și deîmpărțitul
- -shiftarea lui A
- -scaderea: scăderile repetate
- -adunarea: adunarea în cazul în care restul e negativ
- -scadsauadun: aici se decide dacă se face adunarea sau se continuă cu scăderile, în funcție de primul bit
- -cifracat: se ocupa de decrementarea cifrei câtului
- -sfarsit: se compară dacă am ajuns la sfârșit, dacă cifracat e 0



#### Unitatea de control fără refacerea restului

În unitatea de control am urmărit diagrama și am intrat printr-o serie de stări, fiecare având funcționalitatea sa.

- -idle: se face resetul împreuna cu introducerea numărului de etape pe care îl are de făcut programul
- -initializare: inițializarea regiștrilor care păstreaza împărțitorul și deîmpărțitul
- -shiftarea lui A
- -scaderea: scăderile repetate
- -adunarea: adunarea în cazul în care restul e negativ
- -verifbs: aici se decide daca se face adunarea sau se continua cu scaderile, în funcție de bistabil
- -cifracat: se ocupa de decrementarea cifrei câtului
- -sfarsit: se compară dacă am ajuns la sfarsit, dacă cifracat e 0



### Împărțirea cu/fără refacerea restului parțial

Am legat componentele necesare fiecărei metode de împărțire: sumatoare și regiștrii împreuna cu unitățile de control aferente.

De asemenea bitii cei mai semnificativi a lui q sunt legați la intrarea sri pentru a pentru a se face deplasarea corecta, iar pentru q este cifra generata de unitatea de control. La sfarșit, a va fi restul parțial, iar q va fi câtul.





Împărțire fără refacere



Împărțire cu refacere

## **Rezultate**

Proiectul nu este rezolvat în totalitate, având anumite greseli și nu am reușit implementarea acestuia pe plăcuță.



Pentru numerele X=63 și Y=17 câtul o sa fie 3, iar restul 12. În urma simularii putem observa că câtul, respectiv restul celor doua metode sunt egale, iar valorile lor au rezultatul asteptat

# Concluzii

Rezultatul nu este în totalitate unul corect, neavând suficient exercițiu și înțelegere în ceea ce privește proiectele în limbajul VHDL, însa am incercat să mă apropiu cât de mult am putut de un rezultat acceptabil.

Ca dezvoltare ulterioara aș vrea să mentionez conectarea codului la placuta și introducerea numerelor de la plăcuță.

# **Bibliografie**

<u>Aplicatii-Proiectare-Digitala.pdf (utcluj.ro)</u>

Dr. Baruch Zoltan Francisc - SSCAE - Cuprins (utcluj.ro)

https://ro.scribd.com/presentation/109619228/Decimal-Division-Implementation-Using-Vhdl

https://www.academia.edu/11042434/VHDL\_Implementation\_of\_Non\_Restoring\_Division

https://fpgacoding.blogspot.com/p/blog-page\_3.html

https://github.com/sergev/Guide-to-FPGA-Implementation-of-Arithmetic-Functions/blob/master/README.txt

Carte DE LA BIT LA PROCESOR. Introducere în arhitectura calculatoarelor, Florin Oniga

http://people.ee.duke.edu/~sorin/ece152/lectures/3.3-arith.pdf

https://media.digikey.com/pdf/Reference%20Design/Digi-Key%20DDS%20group/DKAN0003A\_BCD\_Division.pdf

https://media.digikey.com/pdf/Reference%20Design/Digi-Key%20DDS%20group/DKAN0003A\_BCD\_Division.pdf

https://media.digikey.com/pdf/Reference%20Design/Digi-Key%20DDS%20group/DKAN0003A\_BCD\_Division.pdf

#### Anexa

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity principal is
 Port (
 clk: in STD_LOGIC;
 rst : in std_logic;
 number: in STD LOGIC VECTOR (15 downto 0);
 an: out STD LOGIC VECTOR (3 downto 0);
 selectie: in std_logic_vector(1 downto 0);
 cat: out STD LOGIC VECTOR (6 downto 0)
 );
end principal;
architecture Behavioral of principal is
signal x: std logic vector(15 downto 0):=(others => '0');
signal y: std logic vector(15 downto 0):=(others => '0');
signal enable: std_logic;
signal iesire: std logic vector(15 downto 0);
component MPG is
  Port (input: in STD LOGIC;
      clk: in STD_LOGIC;
      enable: out STD LOGIC
      );
end component;
component SSD is
  Port ( clk : in STD_LOGIC;
      number: in STD LOGIC VECTOR (15 downto 0);
      an : out STD_LOGIC_VECTOR (3 downto 0);
      cat : out STD_LOGIC_VECTOR (6 downto 0)
```

```
);
end component;
component uc_principal is
generic(n: natural);
 Port (
 x: in std_logic_vector(15 downto 0);
 y: in std logic vector(15 downto 0);
 clk: in std_logic;
 rst: in std logic;
 selectie: in std_logic_vector(1 downto 0);
 sout: out STD_LOGIC_VECTOR(15 downto 0)
 );
end component;
begin
x(3 \text{ downto } 0) \le x"3";
x(7 \text{ downto } 4) \le x''6'';
x(11 \text{ downto } 8) \le x''0'';
x(15 \text{ downto } 12) \le x"0";
y(3 \text{ downto } 0) \le x"7";
y(7 \text{ downto } 4) \le x"1";
y(11 \text{ downto } 8) \le x"0";
y(15 \text{ downto } 12) \le x"0";
uc: uc principal generic map (n => 20) port map (x,y,clk, rst, selectie, iesire);
display: SSD port map(clk, iesire, an, cat);
monopulse: MPG port map('1', clk, enable);
end Behavioral;
```

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity uc_principal is
generic(n: natural);
 Port (
x: in std_logic_vector(15 downto 0);
y: in std logic vector(15 downto 0);
clk: in std_logic;
rst : in std_logic;
selectie: in std logic vector(1 downto 0);
sout: out STD LOGIC VECTOR(15 downto 0)
 );
end uc principal;
architecture Behavioral of uc principal is
component impartireaCuRefacere is
generic(n : natural:= 20);
Port (
clk: in std_logic;
rst: in STD LOGIC;
start: in STD LOGIC;
x: in STD_LOGIC_VECTOR(n-1 downto 0);
y: in STD LOGIC VECTOR(n-1 downto 0);
a : out STD_LOGIC_VECTOR(n-1 downto 0);
q: out STD LOGIC VECTOR(n-1 downto 0);
Term: out STD LOGIC);
end component;
component impartireaFaraRefacere is
generic(n : natural:= 20);
Port (
clk: in std logic;
rst: in STD_LOGIC;
```

```
start : in STD_LOGIC;
x: in STD LOGIC VECTOR(n-1 downto 0);
y: in STD LOGIC VECTOR(n-1 downto 0);
a : out STD_LOGIC_VECTOR(n-1 downto 0);
q: out STD LOGIC VECTOR(n-1 downto 0);
Term: out STD_LOGIC);
end component;
signal start, Term1, Term2: std logic;
signal a1, q1, a2, q2: std logic vector(19 downto 0);
signal x in,y in: std logic vector(19 downto 0):=(others => '0');
signal a1_sout, a2_sout, q1_sout, q2_sout, sel: std_logic_vector(15 downto
0):=(others => '0');
begin
x in <= "0000" \& x;
y_in <= "0000" & y;
impartire1: impartireaCuRefacere port map(clk => clk, rst => rst, start => '1', x =>
x_{in}, y => y_{in},
a => a1, q => q1, Term => Term1);
impartire2: impartireaFaraRefacere port map(clk => clk, rst => rst, start => '1', x =>
x in, y => y in,
a => a2, q => q2, Term => Term2);
a1 sout <= a1(15 downto 0);
a2_sout <= a2(15 downto 0);
q1 \text{ sout} \ll q1(15 \text{ downto 0});
q2 \text{ sout} \ll q2(15 \text{ downto 0});
process(selectie)
begin
```

```
case selectie is
  when "00"=> sel<=a1_sout;
  when "01"=> sel<=q1_sout;
  when "10"=> sel<=a2_sout;
  when others=> sel<=q2_sout;
end case;
end process;
sout <= sel;
end Behavioral;</pre>
```

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity SSD is
  Port (clk: in STD LOGIC;
     number: in STD LOGIC VECTOR (15 downto 0);
     an: out STD LOGIC VECTOR (3 downto 0);
     cat : out STD LOGIC VECTOR (6 downto 0));
end SSD;
architecture Behavioral of SSD is
signal cnt: STD LOGIC VECTOR(15 downto 0);
signal dig:STD LOGIC VECTOR(3 downto 0);
begin
process(clk)
begin
  if rising edge(clk) then
    cnt<=cnt+1;
  end if;
end process;
process(cnt(15 downto 14))
begin
  case cnt (15 downto 14) is
    when "00" => an <= "1110";
    when "01" => an <= "1101";
    when "10" => an <= "1011";
    when "11" => an <= "0111";
    when others => an <="1110";
  end case;
```

```
end process;
process(cnt(15 downto 14), number)
begin
 case cnt (15 downto 14) is
    when "00" => dig <= number(3 downto 0);
   when "01" => dig <= number(7 downto 4);
   when "10" => dig <= number(11 downto 8);
    when "11" => dig <= number(15 downto 12);
    when others => an <= number(3 downto 0);
 end case;
end process;
process(dig)
begin
 case dig is
    when "0001" => cat<= "1111001"; --1
    when "0010" => cat<= "0100100"; --2
    when "0011" => cat<= "0110000"; --3
    when "0100" => cat<= "0011001"; --4
   when "0101" => cat<= "0010010"; --5
    when "0110" => cat<= "0000010"; --6
    when "0111" => cat<= "1111000"; --7
    when "1000" => cat<= "0000000"; --8
    when "1001" => cat<= "0010000"; --9
    when "1010" => cat<= "0001000"; --A
    when "1011" => cat<= "0000011"; --b
    when "1100" => cat<= "1000110"; --C
    when "1101" => cat<= "0100001"; --d
    when "1110" => cat<= "0000110"; --E
    when "1111" => cat<= "0001110"; --F
    when others => cat<= "1000000"; --0
```

```
end case;
end process;
end Behavioral;
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use ieee.std logic unsigned.all;
entity MPG is
  Port ( input : in STD_LOGIC;
      clk: in STD_LOGIC;
      enable: out STD LOGIC);
end MPG;
architecture Behavioral of MPG is
signal count_int : std_logic_vector(31 downto 0) :=x"00000000";
signal Q1 : std_logic;
signal Q2 : std_logic;
signal Q3: std_logic;
begin
enable <= Q2 AND (not Q3);
process (clk)
 begin
  if (rising edge(clk)) then
   count_int <= count_int + 1;</pre>
  end if;
end process;
process (clk)
  begin
    if clk'event and clk='1' then
```

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.std_logic_unsigned.all;
entity unitateDeControlCuRefacere is
generic(n: natural);
Port(
  start: in std_logic;
  clk: in std_logic;
  rst: in std_logic;
  an: in std_logic;
  selmuxin: out std logic;
  loadA,loadB,loadQ: out std_logic;
  shla,shlq: out std_logic;
  subb:out std_logic;
  term: out std_logic;
  nn: out std_logic_vector(3 downto 0)
  );
end unitateDeControlCuRefacere;
architecture Behavioral of unitateDeControlCuRefacere is
type tip stare is
(idle,initializare,shiftareA,scadere,scadsauadun,adunare,cifracat,sfarsit,stop);
signal stare: tip stare;
signal cn: natural:=5;
signal t: std logic:='0';
signal n1 : std logic vector(3 downto 0):="0000";
begin
process(clk, rst, start, an)
begin
  if clk'event and clk = '1' then
    if rst = '1' then
       stare <= idle;
```

```
end if;
case stare is
  when idle =>
    t <= '0';
    loada <= '0';
    loadb <= '0';
    loadq <= '0';
    shla <= '0';
    shlq <= '0';
    subb <= '0';
     n1 <= (others => '0');
     nn <= "0000";
     cn <= 5;
    if start = '1' then
       stare <= initializare;</pre>
     else
       stare <= idle;
     end if;
  when initializare =>
     loada <= '1';
     loadb <= '1';
     loadq <= '1';
     selmuxin <= '1';
     shla <= '0';
     shlq <= '0';
     subb <= '0';
     n1<="0000";
     stare <= shiftareA;</pre>
  when shiftareA =>
     loada <= '0';
     loadb <= '0';
     loadq <= '0';
     shla <= '1';
     shlq <= '0';
```

```
subb <= '0';
  selmuxin <= '0';
  n1<="0000";
  stare <= scadere;</pre>
when scadere =>
   loada <= '1';
  loadb <= '0';
  loadq <= '0';
  shla <= '0';
  shlq <= '0';
  subb <= '1';
  selmuxin <= '0';
  n1<= n1 + 1;
  stare <= scadsauadun;</pre>
when scadsauadun =>
  loada <= '0';
  loadb <= '0';
  loadq <= '0';
  shla <= '0';
  shlq <= '0';
  subb <= '0';
  selmuxin <= '0';
  if(an ='1') then
    stare <= adunare;
   else
    stare <= scadere;</pre>
  end if;
when adunare =>
   loada <= '1';
  loadb <= '0';
  loadq <= '0';
  shla <= '0';
  shlq <= '0';
  subb <= '0';
   n1<= n1 - 1;
```

```
stare <= cifracat;
when cifracat =>
   loada <= '0';
   loadb <= '0';
   loadq <= '0';
   shla <= '0';
   shlq <= '1';
   subb <= '0';
   nn<=n1;
   selmuxin <= '0';
   cn <= cn - 1;
   stare <= sfarsit;
when sfarsit =>
   loada <= '0';
   loadb <= '0';
   loadq <= '0';
   shla <= '0';
   shlq <= '0';
   subb <= '0';
   selmuxin <= '0';
   if cn = 0 then
    stare <= stop;</pre>
   else
    stare <= shiftareA;</pre>
   end if;
when stop =>
  t <= '1';
   loada <= '0';
   loadb <= '0';
   loadq <= '0';
   shla <= '0';
   shlq <= '0';
   subb <= '0';
   selmuxin <= '0';
when others => stare <= idle;
```

```
end case;
  end if;
end process;
term <= t;
end Behavioral;
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.std_logic_unsigned.all;
entity impartireaCuRefacere is
generic(n : natural:= 20);
Port (
clk: in std logic;
rst: in STD LOGIC;
start : in STD_LOGIC;
x: in STD LOGIC VECTOR(n-1 downto 0);
y: in STD_LOGIC_VECTOR(n-1 downto 0);
a : out STD_LOGIC_VECTOR(n-1 downto 0);
q: out STD_LOGIC_VECTOR(n-1 downto 0);
Term: out STD LOGIC);
end impartireaCuRefacere;
architecture Behavioral of impartireaCuRefacere is
signal loada,loadb,loadq,shla,shlq,subb,ovf,selmuxin: std logic :='0';
signal an,outsuman: std_logic:='1';
signal outb,insum,outsum,outq: std logic vector(n-1 downto 0);
signal outa,ina: std_logic_vector(n downto 0);
signal nn: std logic vector(3 downto 0):=(others =>'0');
component unitateDeControlCuRefacere is
generic(n: natural);
```

```
Port(
  start: in std_logic;
  clk: in std_logic;
  rst: in std_logic;
  an: in std logic;
  selmuxin: out std_logic;
  loadA,loadB,loadQ: out std_logic;
  shla, shlq: out std logic;
  subb:out std_logic;
  term: out std logic;
  nn: out std_logic_vector(3 downto 0)
  );
end component;
component registruDeplasareStanga is
GENERIC (n:natural);
Port (
d: in std_logic_vector(n-1 downto 0);
sri: in std_logic_vector(3 downto 0);
load: in std logic;
ce: in std_logic;
clk: in std_logic;
rst: in std logic;
q: out std logic vector(n-1 downto 0)
);
end component;
component registru is
GENERIC (n:natural);
Port (
d: in std_logic_vector(n-1 downto 0);
ce: in std_logic;
clk: in std_logic;
rst: in std_logic;
q: out std_logic_vector(n-1 downto 0)
```

```
);
end component;
component sumator_16biti is
 Port (
  X: in STD_LOGIC_VECTOR (19 downto 0);
  Y: in STD_LOGIC_VECTOR (19 downto 0);
  Cin: in STD LOGIC;
  S: out STD_LOGIC_VECTOR (19 downto 0);
  Cout: out STD LOGIC
 );
end component;
begin
unitateDeControl: unitateDeControlCuRefacere generic map ( n => n) port map
(start=>start,clk=>clk,rst=>rst,an=>an,
selmuxin=>selmuxin,loada=>loada,loadb=>loadb,loadg=>loadq,shla=>shla,shlq=>s
hlq,subb=>subb,term=>term,nn=>nn);
registrulb: registru generic map(n => n) port
map(d=>y,ce=>loadb,clk=>clk,rst=>rst,q=>outb);
insum \leq x"99999" - outB when subb = '1' else outB;
suma: sumator_16biti port map( x=>outa(n-1 downto
0),y=>insum,cin=>subb,s=>outsum, cout=>outsuman);
an<=outsum(n-1) or outsum(n-2) or outsum(n-3) or outsum(n-4);
ina \leq '0' & x"00000" when selmuxin = '1' else an & outsum;
registrula: registruDeplasareStanga generic map(n => n+1) port map( d =>
ina, sri=> outg(n-1 downto n-4), load=>loada,
ce=>shla,clk=>clk,rst=>rst,q=>outa);
```

```
registrulq: registruDeplasareStanga generic map(n => n) port map( d => x,sri=>
nn,load=>loadq,ce=>shlq,clk=>clk,
rst=>rst,q=>outq);
q<=outq;
a<= outa(n-1 downto 0);
end Behavioral;
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.std logic unsigned.all;
entity impartireaFaraRefacere is
generic(n : natural:= 20);
Port (
clk: in std_logic;
rst: in STD LOGIC;
start: in STD LOGIC;
x : in STD_LOGIC_VECTOR(n-1 downto 0);
y: in STD_LOGIC_VECTOR(n-1 downto 0);
a : out STD LOGIC VECTOR(n-1 downto 0);
q : out STD_LOGIC_VECTOR(n-1 downto 0);
Term: out STD LOGIC);
end impartireaFaraRefacere;
architecture Behavioral of impartireaFaraRefacere is
signal loada,loadb,loadq,shla,shlq,subb,ovf,selmuxin: std logic :='0';
signal an, outsuman: std logic:='1';
signal outb,insum,outsum,outq: std logic vector(n-1 downto 0);
signal outa, ina: std logic vector(n downto 0);
signal nn: std logic vector(3 downto 0):=(others =>'0');
```

```
component unitateDeControlFaraRefacere is
generic(n: natural);
Port(
  start: in std_logic;
  clk: in std logic;
  rst: in std_logic;
  an: in std_logic;
  selmuxin: out std logic;
  loadA,loadB,loadQ: out std_logic;
  shla, shlq: out std logic;
  subb:out std_logic;
  term: out std_logic;
  nn: out std logic vector(3 downto 0)
  );
end component;
component registruDeplasareStanga is
GENERIC (n:natural);
Port (
d: in std_logic_vector(n-1 downto 0);
sri: in std_logic_vector(3 downto 0);
load: in std_logic;
ce: in std_logic;
clk: in std_logic;
rst: in std logic;
q: out std_logic_vector(n-1 downto 0)
);
end component;
component registru is
GENERIC (n:natural);
Port (
d: in std_logic_vector(n-1 downto 0);
ce: in std_logic;
clk: in std_logic;
```

```
rst: in std_logic;
q: out std logic vector(n-1 downto 0)
);
end component;
component sumator_16biti is
 Port (
  X: in STD LOGIC VECTOR (19 downto 0);
  Y: in STD_LOGIC_VECTOR (19 downto 0);
  Cin: in STD LOGIC;
  S: out STD LOGIC VECTOR (19 downto 0);
  Cout: out STD LOGIC
 );
end component;
begin
unitateDeControl: unitateDeControlFaraRefacere generic map ( n => n) port map
(start=>start,clk=>clk,rst=>rst,an=>an,
selmuxin=>selmuxin,loada=>loada,loadb=>loadb,loadq=>loadq,shla=>shla,shlq=>s
hlq,subb=>subb,term=>term,nn=>nn);
registrulb: registru generic map(n => n) port
map(d=>y,ce=>loadb,clk=>clk,rst=>rst,q=>outb);
insum \leq x"99999" - outB when subb = '1' else outB;
suma: sumator 16biti port map(x=>outa(n-1 downto
0),y=>insum,cin=>subb,s=>outsum, cout=>outsuman);
an<=outa(n-1) or outa(n-2) or outa(n-3) or outa(n-4);
ina \leq '0' & x"00000" when selmuxin = '1' else an & outsum;
registrula: registruDeplasareStanga generic map(n => n+1) port map( d =>
ina, sri=> outq(n-1 downto n-4), load=>loada,
```

```
ce=>shla,clk=>clk,rst=>rst,q=>outa);
registrulq: registruDeplasareStanga generic map(n => n) port map( d => x,sri=>
nn,load=>loadq,ce=>shlq,clk=>clk,
rst=>rst,q=>outq);
q<=outq;
a<= outa(n-1 downto 0);</pre>
end Behavioral;
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.std_logic_unsigned.all;
entity unitateDeControlFaraRefacere is
generic(n: natural);
Port (
start,clk,rst: in std logic;
an: in std_logic;
selmuxin: out std_logic;
loadA,loadB,loadQ: out std logic;
shla, shlq: out std logic;
subb:out std logic;
term: out std_logic;
nn: out std logic vector(3 downto 0)
);
end unitateDeControlFaraRefacere;
architecture Behavioral of unitateDeControlFaraRefacere is
type tip_stare is
(idle,initializare,shiftareA,decizie1,verifbs,scadere,adunare,cifracat,comparare,sto
p);
```

```
signal stare: tip_stare;
signal cn: natural:=5;
signal t: std logic:='0';
signal n1 : std_logic_vector(3 downto 0):="0000";
signal bistabil : std_logic := '1';
begin
process(clk,rst,start,an)
begin
if rising edge(clk) then
  if rst = '1' then
    stare<=idle;
  end if;
  case stare is
    when idle =>
       t <= '0';
       loada <= '0';
       loadb <= '0';
       loadq <= '0';
       shla <= '0';
       shlq <= '0';
       subb <= '0';
       selmuxin <= '0';
       n1<=(others =>'0');
       nn<="0000";
       cn <= 4;
       if start = '1' then
         stare <= initializare;</pre>
       else
         stare <= idle;
       end if;
    when initializare =>
       loada <= '1';
       loadb <= '1';
       loadq <= '1';
```

```
selmuxin <= '1';
  shla <= '0';
  shlq <= '0';
  subb <= '0';
  n1<="0000";
  bistabil<='0';
  stare <= shiftareA;</pre>
when shiftareA =>
  loada <= '0';
  loadb <= '0';
  loadq <= '0';
  shla <= '1';
  shlq <= '0';
  subb <= '0';
  selmuxin <= '0';
  n1<="0000";
  stare <= decizie1;
when decizie1 =>
  loada <= '0';
  loadb <= '0';
  loadq <= '0';
  shla <= '0';
  shlq <= '0';
  subb <= '0';
  selmuxin <= '0';
  if an = bistabil then
    stare <= verifbs;
  else
    stare <= cifracat;
  end if;
when verifbs =>
  loada <= '0';
  loadb <= '0';
  loadq <= '0';
  shla <= '0';
```

```
shlq <= '0';
  subb <= '0';
  selmuxin <= '0';
  n1<= n1 + 1;
  if(an ='1') then
     stare <= adunare;
  else
    stare <= scadere;</pre>
  end if;
when scadere =>
  loada <= '1';
  loadb <= '0';
  loadq <= '0';
  shla <= '0';
  shlq <= '0';
  subb <= '1';
  selmuxin <= '0';
  stare <= decizie1;</pre>
when adunare =>
  loada <= '1';
  loadb <= '0';
  loadq <= '0';
  shla <= '0';
  shlq <= '0';
  subb <= '0';
  stare <= decizie1;</pre>
when cifracat =>
  loada <= '0';
  loadb <= '0';
  loadq <= '0';
  shla <= '0';
  shlq <= '1';
  subb <= '0';
  selmuxin <= '0';
  stare <= comparare;</pre>
```

```
if BS = '0' then
          nn<= n1-2;
       else
          nn <= "1010" - n1;
       end if;
    when comparare =>
       loada <= '0';
       loadb <= '0';
       loadq <= '0';
       shla <= '0';
       shlq <= '0';
       subb <= '0';
       selmuxin <= '0';
       cn <= cn - 1;
       bistabil <= an;
       if cn = 0 then
         stare <= stop;</pre>
       else
         stare <= shiftareA;</pre>
       end if;
    when stop =>
       t <= '1';
       loada <= '0';
       loadb <= '0';
       loadq <= '0';
       shla <= '0';
       shlq <= '0';
       subb <= '0';
       selmuxin <= '0';
    when others => stare <= idle;
  end case;
end if;
end process;
term <= t;
end Behavioral;
```